우리 학교가 내년 2월 22일부터 26일까지 미국 샌프란시스코에서 개최되는 ‘국제 고체 회로 학술회의(ISSCC, International Solid-State Circuit Conference)’에서 세계 모든 기관 중 가장 많은 13편의 논문을 발표하게 됐다.
KAIST는 대학으로는 극히 이례적으로 올해(기관 2위, 대학 1위)를 제외하고 지난 2011년부터 5년간 1위를 유지하고 있다.
삼성전자는 9편으로 2위에 올랐으며 3위는 8편이 채택된 Intel(인텔)과 IMEC(유럽 나노 및 반도체 기술연구소)이 공동으로 차지했다. 이번 ISSCC에는 전 세계로부터 총 610편의 논문이 제출됐는데 심사를 거쳐 206편만 채택됐다.
강성모 총장은 “KAIST의 이 같은 경쟁력은 반도체 중심 교육 및 설계 중심 교육에 있다”며 “1970년대부터 선도적으로 반도체 연구를 시작했으며 1995년 반도체설계교육센터(IDEC)를 설립해 칩 제작 및 실습 환경을 구축, 반도체 분야의 글로벌 위상을 높이는데 크게 기여하고 있다”고 의의를 밝혔다.
아시아 대학 최초로 ISSCC 학회장에 선임된 유회준 교수는 “우리나라가 메모리와 비메모리 분야의 종합적 반도체 강대국으로 거듭나기 위해서는 학계와 산업체간에 공통의 목표를 갖고 적극 협력해야 할 것”이라며 “학계는 산업이 더 큰 경쟁력을 가질 수 있도록 보다 도전적인 기술로써 앞으로 나아가야 할 방향과 새로운 패러다임을 지속적으로 제시해야 할 것”이라고 말했다.
ISSCC는 매년 2월 개최되는 세계 최고 권위의 반도체분야 학회로 전 세계의 반도체 관련기업, 연구소 및 대학에서 제출된 논문 중 약 200여편의 논문만 엄선해 발표되는 학회다.
‘반도체 올림픽’이라고도 불리는 이 학회는 전 세계 3천명 이상의 반도체 기술자들이 모여 4일간 기술을 뽐낸다. 인텔이 최초로 CPU제품을 발표하거나 삼성에서 최초로 메모리 기술을 발표하는 곳으로도 유명하다.
▣ ISSCC 2015 기관별 채택 논문 편수 현황
▣ ISSCC 2015 학교별 채택 논문 편수 현황
우리 대학이 삼성전자와 ‘130nm BCDMOS 공정 지원' 협약을 23일 오후 체결한다. 삼성전자가 반도체 설계 전문 인재 양성을 위해 지원하는 BCDMOS(복합고전압소자: Bipolar-CMOS-DMOS)*는 고전압과 고속 동작이 필요한 전력 관리 응용 분야에 적합한 공정이다. 이번 협약을 바탕으로 130nm(나노미터) BCDMOS 8인치 공정을 올해 하반기부터 도입해 국내 반도체 전공 석·박사 과정 학생에게 칩 제작 기회를 제공한다. 이를 위해, 우리 대학 반도체설계교육센터(소장 박인철, IC Design Education Center 이하 IDEC)는 130nm BCDMOS 공정을 위한 설계 전자설계자동화툴(EDA Tool)과 기술 지원 환경을 마련했다. IDEC은 삼성전자와 협력해 2021년부터 28nm 로직** 공정 칩 제작 기회를 학생들에게 제공하고 있으며, 지난해 28nm FD-SOI***공정 지원도 추가했다. 올해 제공된
2024-07-24우리 대학이 반도체 인재 양성을 위한 지원을 확대하기 위해 삼성전자와 '시스템반도체(28나노 FD-SOI* MPW**) 추가 제작 지원' 협약식을 21일 오후 개최했다. * FD-SOI(Fully Depleted-Silicon on Insulator 완전 공핍형 실리콘 온 인슐레이터): 모바일 기기, 사물인터넷(IoT) 장치, 웨어러블 디바이스 등의 저전력 및 무선 통신 시스템 분야의 설계에 적합한 반도체 칩 ** MPW(Multi-Project Wafer): 한 장의 원판(wafer)에 다양한 종류의 반도체를 찍어내는 방식우리 대학은 반도체설계교육센터(소장 박인철, IC Design Education Center 이하 IDEC)가 주도해 산업통상자원부가 지원하는 '차세대 시스템반도체 설계 전문인력 양성 사업'을 2021년부터 수행하고 있다. 5년간 총 170억 원의 정부 지원금을 투입해 전국 대학의 석·박사급 학생들을 대상으로 반도체 칩 설계부터 제작에 이르는
2023-06-21우리 대학이 25일 '시스템반도체설계 실무인력양성과정' 1기 수료식을 개최했다. KAIST IDEC 동탄 교육장에서 열린 '시스템반도체설계 실무인력양성과정' 1기 수료식에서는 우리 대학 개교 이래 첫 마이크로디그리가 수여됐다. '시스템반도체설계 실무인력양성과정'은 KAIST 반도체설계교육센터(소장 박인철, IDEC)가 지난 8월 개설했다. 산업 현장에 투입할 수 있는 실무 인력 양성을 목표로 아날로그 트랙 40명, 디지털 칩 설계 특화 트랙 40명 등 총 80명을 선발해 16주 동안 반도체 설계 전문 교육을 진행했다. 1기 교육생 중 교육과정의 85% 이상을 출석하고 과목별 평가에 통과한 62명이 정규 학위와 구분되는 별개의 미니 학위인 마이크로디그리와 IDEC 수료증을 받았다. 첫 마이크로디그리의 주인공이 된 김유연 씨(25, 경희대 전자공학과 졸업)는 "실습 문제를 해결하기 위해 머리를 맞대준 강사진과 진로에 대한 고민을 함께 나눠준 동기들 덕분에 첫 번
2022-11-28우리 대학이 국내 반도체 팹리스(설계 전문회사)의 만성적인 인력 부족 현상을 해소하기 위해 외부 교육장을 개소하고 실무 인력 양성에 나선다. KAIST 반도체설계교육센터(소장 박인철, 이하 IDEC)는 4일 'KAIST IDEC 동탄 교육장 개소식 및 시스템반도체설계 실무인력양성과정 제1기 입교식'을 개최했다. KAIST IDEC 동탄 교육장은 지난해 11월 체결한 화성시와 KAIST 간 업무협약을 바탕으로 설치됐다. 롯데백화점 동탄점이 화성시에 기부한 KAIST-화성 사이언스 허브에 입주하며, 산업계가 필요로 하는 시스템반도체 설계 교육센터를 운영하고 관련 교육과정을 개발할 예정이다. 이날 행사에서는 교육장 개소식과 함께 시스템반도체설계 실무인력양성과정 제1기 입교식이 개최됐다. 시스템반도체설계 실무인력양성과정은 산업현장에 투입할 수 있는 실무 인력을 양성하는 중·장기 교육 프로그램이다. 이를 위해, 지난 6월 말부터 수강생을 모집했다. 당초 40명을 선발할 예
2022-08-04화성시(시장 서철모)는 오늘(11일) 오전 우리 대학, 지역국회의원, 롯데백화점 동탄점과 반도체산업 발전을 위한 「KAIST-화성 사이언스 HUB 조성」 업무협약(MOU)을 체결했다고 밝혔다. 롯데백화점 동탄점이 화성시와 협의로 10년간 무상 제공하기로 한 공공기여 공간의 활용방안과 관련하여 지역 국회의원이자 국회 과학기술정보방송통신위원장인 이원욱 의원의 제안으로 화성시와 KAIST가 협력하여 반도체 산업발전과 과학기술 교육을 위한 공간으로 활용하기로 결정하였다. 내년 3월 OPEN을 목표로 추진할 예정으로 허브 내에 반도체설계교육센터(IDEC)를 유치하여 반도체 신규인력양성을 통해 인근 반도체 클러스터에 우수 인재 지원 및 기존 반도체 인력의 재교육을 담당할 계획이다. 또한, 공유오피스 조성하여 관내 청년 창업 지원 및 기업 컨설팅을 실시할 예정이며, 일부 공간에 KAIST 연구성과 전시관 개관 및 KAIST 스타교수진의 대중강연을 일반 시민과 중·고등학생을
2021-11-15