< (왼쪽부터) 물리학과 최형순 교수, 박동성 박사과정 >
빛을 이용한 광공진기가 현대 정보·통신 산업에 필수적인 것과 같이, 양자 정보를 처리하는 차세대 반도체 소자를 설계하는 데에 활용될 수 있는 2차원 전자를 가두는 공진기*를 세계 최초로 구현하여 화제다.
*공진기란 한정된 공간 안에 파동을 가두는 장치로서 빛이나 음파, 혹은 통신 기술에 쓰이는 전자기파와 같은 파동을 제어하는 분야에서 필수적으로 활용됨.
우리 대학 응집상 양자 결맞음 센터(센터장 물리학과 심흥선 교수)는 우리 대학 물리학과 최형순 교수, 부산대학교 정윤철 교수, 전북대학교 최형국 교수와 공동연구를 통해 2차원 전자의 파동성을 이용한 공진기를 개발하는데 성공했다고 13일 밝혔다.
빛은 파동이면서도 다양한 매질 내에서 장거리 이동이 가능하다. 따라서 빛은 마주보는 거울 사이에 가두어 두더라도 소실되지 않고 여러 차례 왕복이 가능하여 광공진기 개발에 용이하고 실제로 다양한 광학소자들이 이미 폭넓게 개발되어 활용되고 있다. 반면에 물질 내부의 전자는 매질 내에서 쉽게 산란되어 빛의 파동성을 유효하게 활용하는 기술이나 소자 개발이 쉽지 않다. 이런 한계를 극복하고 전자를 이용하여 광학 기술을 모사하는 것을 '전자광학'이라고 한다. 이번 연구는 전자가 단순히 파동성을 띈다는 사실을 확인한 것에 그치지 않고 광공진기의 2차원 전자광학적 소자에 대응되는 전자공진기를 실제로 구현했다는 점에서 의미가 크다.
< 그림 1. 반도체 내에서 전자 공진기의 구조를 보여주는 모식도 >
지금까지 직진하는 1차원 전자를 가둬 공진기를 만든 사례는 있었지만, 2차원 평면상에서 반사나 회절, 간섭 등이 복합적으로 일어나는 전자를 가둬 공진기를 만든 처음 사례이다. 이번 연구를 통해 앞으로 더욱 다양한 형태로 전자를 제어할 수 있는 원천기술로도 활용될 수 있을 것으로 기대된다.
공동연구팀은 반도체 나노소자 공정을 통해 전자의 파동을 반사할 수 있는 곡면거울을 제작하고 광공진기의 구조를 2차원 전자에 적용하여 물질 파동 또한 빛과 동일한 방법으로 가두어 둘 수 있다는 사실을 밝혀낸 것이다. 이를 위해 반도체를 극저온으로 냉각하면 반도체 내부의 전자가 수 미크론(백만분의 1미터) 정도 양자역학적 특성이 보존되는 2차원 전자 파동 형태로 존재할 수 있다. 이 반도체 위에 전극을 입히고 강한 음전압을 걸어주면 전극이 있는 영역으로는 전자가 진입하지 못하게 되므로 전자가 반사되는 거울 역할을 할 수 있다. 이 원리를 적용하여 두 개의 마주 보는 곡면거울로 이루어진 공진기 구조를 만들고 그 내부에 전자 파동을 주입하여 그 전도도를 측정함으로써 실제로 전자가 공명하는 특성이 관측하였다. 이를 통해 양자역학적 특성을 갖는 물질 파동 또한 빛과 동일한 방법으로 가두어 둘 수 있다는 사실을 밝혀낸 것이다.
< 그림 2. 전자공진기의 공명특성을 측정하는 전기 회로 >
우리 대학 물리학과 박사과정 박동성학생과 부산대학교 박사과정 정환철학생이 공동 제1 저자로 참여한 이 연구 결과는 지난 1월 26일 네이처 자매지인 `네이처 커뮤니케이션즈(Nature Communications)'에 게재됐다. (논문명 : Observation of electronic modes in open cavity resonator)
최형순 교수는 “동 기술은 2차원 전자계의 전자광학 발전에 새로운 가능성을 제시하는 원천기술로써 향후 다양한 양자기술 분야에도 활용될 수 있을 것으로 기대된다”라고 설명했다.
이번 연구는 한국연구재단 선도연구센터(SRC)를 중심으로 이루어졌으며 그 외에도 한국연구재단의 다양한 연구 사업(양자컴퓨팅 개발사업, 기본연구, 중견연구 지원사업 등)의 지원이 있었다.
머리카락 두께의 수만 분의 1도 관찰할 수 있는 초정밀 현미경으로 특수 전자소자를 측정할 때 발생하던 오차의 원인이 밝혀졌다. 한미 공동 연구진이 그동안 측정 대상 물질의 특성으로 여겨졌던 오차가, 실제로는 현미경 탐침 끝부분과 물질 표면 사이의 극미세 공간 때문이라는 사실을 밝혀낸 것이다. 이번 연구는 반도체, 메모리 소자, 센서 등에 활용되는 나노 소재 특성을 정확하게 분석하여 관련 기술 발전에 크게 기여할 것이다. 우리 대학 신소재공학과 홍승범 교수 연구팀이 미국 버클리 대학 레인 마틴(Lane W. Martin) 교수팀과의 국제 공동연구를 통해, 주사탐침현미경 측정의 최대 난제였던 신호 정확도를 저해하는 핵심 요인을 규명하고 이를 제어하는 획기적인 방법을 개발했다고 18일 밝혔다. 연구팀은 현미경 탐침과 시료 표면 사이에 존재하는 비접촉 유전 간극이 측정 오차의 주요 원인임을 밝혀냈다. 이 간극은 측정환경에서 쉽게 변조되거나 오염물질로 채워져 있어 전기적 측정에
2024-11-18우리 대학이 12일(화) 오전 대전 인터시티호텔에서 ‘제1회 한국인공지능시스템포럼(이하 KAISF) 조찬 강연회’를 개최했다. 이는 우리 대학 인공지능반도체대학원이 AI 기술에 관련 미래와 혁신 등에 대해 다양한 분야의 전문가들이 함께 논의하는 장을 열고자 추진됐다. 총 77명의 전문가가 참석한 이번 행사에는 이광형 총장, 홍진배 정보통신기획평가원장, 방승찬 한국전자통신연구원장 등이 축사를 전했다. 이어서 ▲칩렛 이종 집적 첨단 패키지 기반 페타플롭스급 고성능 PIM 설계(한진호 한국전자통신연구원 PIM인공지능반도체연구실장) ▲자율주행·자율 행동체 연구개발사업 소개(최정단 한국전자통신연구원 모빌리티로봇연구본부장)에 대해 발표했다. 이후 인공지능 반도체 설계 전문 기업인 리벨리온(Rebellions)의 박성현 대표가 ‘인공지능 반도체와 리벨리온의 여정’을 주제로 강연을 진행했다. 박성현 리벨리온 대표는 강연에서 &ldq
2024-11-12우리 대학이 삼성전자와 ‘130nm BCDMOS 공정 지원' 협약을 23일 오후 체결한다. 삼성전자가 반도체 설계 전문 인재 양성을 위해 지원하는 BCDMOS(복합고전압소자: Bipolar-CMOS-DMOS)*는 고전압과 고속 동작이 필요한 전력 관리 응용 분야에 적합한 공정이다. 이번 협약을 바탕으로 130nm(나노미터) BCDMOS 8인치 공정을 올해 하반기부터 도입해 국내 반도체 전공 석·박사 과정 학생에게 칩 제작 기회를 제공한다. 이를 위해, 우리 대학 반도체설계교육센터(소장 박인철, IC Design Education Center 이하 IDEC)는 130nm BCDMOS 공정을 위한 설계 전자설계자동화툴(EDA Tool)과 기술 지원 환경을 마련했다. IDEC은 삼성전자와 협력해 2021년부터 28nm 로직** 공정 칩 제작 기회를 학생들에게 제공하고 있으며, 지난해 28nm FD-SOI***공정 지원도 추가했다. 올해 제공된
2024-07-24과학기술정보통신부·정보통신기획평가원이 주관하는 PIM인공지능반도체 핵심기술개발사업의 지원을 받고있는 우리 대학 PIM반도체설계연구센터가 AI 반도체 전문인력 양성을 위해 전국 AI 및 반도체 관련 학과 학부생과 대학원생을 대상으로 SK하이닉스와 삼성전자의 PIM* 기반 이론 및 실습 교육을 진행했다. 강의는 6월 20일(목)부터 6월 21일(금)까지 SK하이닉스 교육, 7월 4일(목)부터 7월 5일(금)까지 삼성전자 교육을 각각 KAIST PIM반도체설계연구센터에서 진행했다. *PIM(Processing-In-Memory): 메모리 반도체에 연산 기능을 추가하여 AI와 빅데이터 처리 분야에서 데이터 처리 속도를 높이면서도 사용 전력을 줄이는 반도체 설계 기술 이번 교육은 SK하이닉스의 AiM*과 삼성전자의 HBM-PIM*을 활용하여 수강생들이 직접 실습할 수 있는 기회를 제공했다. 전국 25개 대학교에서 300명이 넘는 학생들이 접수하여 높은 관심을 받았다
2024-07-11우리 대학 전기및전자공학부 김이섭 교수 연구실의 박준영 석사졸업생이 6월 23일 ~ 6월 27일, 미국 샌프란시스코에서 개최된 국제 반도체 설계 자동화 학회 (Design Automation Conference, 이하 DAC) 에서 최우수 논문상(Best Paper Award)을 수상하는 성과를 거두었다. DAC은 1964년에 설립돼 올해 61회째를 맞은, 반도체설계자동화, 인공지능 알고리즘과 칩 설계 등을 포함하는 국제학술대회로서, 제출된 논문 중 상위 20퍼센트 정도만 선정하는, 관련 분야 최고 권위의 학회이다. 수상한 연구는 우리 대학 전기및전자공학부 졸업생 박준영 씨의 석사과정 졸업 논문에 기반한 것으로서, Large Language Model 모델 추론의 문제점이 되는 KV 캐싱의 메모리 전송을 줄이는 알고리즘 근사 기법과 하드웨어 아키텍처를 제안하였으며, 학회 best paper award 선정 위원회로부터 그 우수성을 인정받아 발표논문 337편 중 (제출논문
2024-07-02