- CPU, 메모리 적용 시 에너지 절감 年 7,480억원․329만톤의 CO2배출저감 효과 기대 -
고가의 반도체 기판 대신 저렴한 유리기판이나 플렉서블(flexible) 플라스틱 기판에도 적용이 가능하고, 3低(초저가․초저전력․초 저탄소) CPU를 실현할 수 있는 나노집적소자 원천 기술이 국내연구진에 의해 세계 최초로 개발되었다.
우리대학 전기 및 전자 공학과 윤준보 교수팀과 부설 나노종합팹센터(소장 이희철)는 공동연구를 통하여 세계 에서 가장 작은 이격거리를 가지는 “20nm갭 기계식 나노집적소자(3단자 나노전자 기계스위칭소자)”를 세계 최초로 개발하는데 성공했다고 밝혔다.
반도체로 만들어진 기존의 CPU는 반도체 특성을 활용하여 전기신호의 차폐를 제어함으로써 PC내에서 평균적으로 3.2W의 대기전력을 소모하고 있다. 업무용 PC 보급대수와 대기시간을 각각 1000만 대와 14시간으로 가정하면 대기전력은 년 163,520 MWh로 계산된다. 고리원자력발전소 1호기의 발전량(2007년 총 발전량 2,254,988 MWh) 7%에 해당하는 전력량이다.
이에 윤준보 교수팀은 나노종합팹의 첨단 장비․시설 등 인프라와 나노 전자기계 기술(Nano Electro Mechanical System, NEMS)을 적용하여, 트렌지스터와 동일한 역할을 수행하면서도 누설전류를 원천적으로 차단한 新개념 전자소자인 ‘기계식 나노집적 소자’를 개발했다.
본 소자의 핵심원리는 질화티타늄(TiN)으로 만든 3차원 나노구조물의 기계적인 움직임을 통해 기계적인 이격정도의 차이로 전기신호를 제어한다는 것이다. 대기 상태에서 누설전류를 원천적으로 차단하는 원리를 가지기 때문에, 이를 CPU에 적용하면 1W 미만의 대기전력을 가지는 CPU개발이 앞당겨 질 것으로 기대를 하고 있다.
사진설명: 20nm갭 기계식 나노집적 소자의 단면 사진
좌측- TEM (투사 전자 현미경) , 우측 - SEM (주사 전자 현미경)
또한, 저온 공정이 가능하기 때문에 기존의 반도체 회로 상부에 3차원으로 적층형 집적이 가능하고, 기존의 반도체를 만들던 단결정 실리콘보다 훨씬 저렴한 유리 기판이나 휘어지는 플라스틱 기판에서도 전자 스위치 소자를 형성할 수 있어, 초저가․초고성능․초저전력의 전자 회로를 만들 수 있다는 데 특징이 있다.
그리고, 무엇보다도 세계 최고 수준의 나노종합팹센터의 첨단 반도체 설비와 공정을 그대로 활용하여 본 소자의 핵심인 초미세 나노패턴 형성과 희생박막 형성 기술을 연구․실증했기 때문에, 상용화 실현 가능성이 매우 높다는 데 의의가 크다.
개발된 기계식 나노집적소자를 활용하여 대기전력 1W이하의 저전력 PC가 실현함으로써 기대되는 에너지 절감효과는 2010년 1,100GWh/年(1,210억원), 2020년 6,800GWh/年(7,480억원)에 이르고 각각 53만톤, 329만톤의 이산화탄소 배출량 억제효과를 가져올 수 있을 것으로 보인다.
또한, 기계식 나노집적소자의 시장 점유율을 전체 반도체 시장의 0.1%로만 잡더라도 시장규모가 2015년 3천 6백억원에 이를 것으로 전망하고 있다. 우주항공 장비와 통신용 소자 및 바이오소자 응용 등 관련 산업에 미치는 파급효과까지 고려하는 경우 그 경제적 부가가치는 매우 클 것으로 기대된다.
이번 연구결과는 12월 7일 미국 볼티모어에서 개막되는 국제 학술 회의인 “국제전자소자회의(International Electron Device Meeting, IEDM)”에서 발표될 예정으로 지난 50년간 반도체 소자를 이용하여 만들어 오던 초고집적회로(VLSI)에서 CMOS 반도체 소자가 극복 할 수 없었던 재료와 성능의 한계들을 극복할 수 있는 새로운 가능성을 제시했다는 것에 의미가 있다.
한편, 해당 기술과 관련하여 미국에 1건이 특허 등록되었으며 미국, 중국, 유럽, 일본 등에 4건의 후속 특허가 출원되어 있다. 국내에는 8건의 관련 특허 등록과 2건의 특허가 출원되어 있다.
나노종합팹센터 이희철 소장은 “나노전자 기계소자를 이용한 집적회로 기술은 2008년에서야 ITRS(세계반도체협회) 로드맵에 등재될 정도로 차세대 기술이며, 우리 기술진의 개발수준이 미국의 스탠포드대, UC버클리대학의 연구수준을 뛰어넘는 결과로 이번 기술 개발이 포스트-반도체 기술력을 선점할 수 있는 중요한 디딤돌이 될 것”이라고 내다보고 있다.
또, 연구개발에 주도적으로 참여한 이정언 박사과정은 “공동연구 개발을 통하여 얻은 기술은 실용화와 상용화를 목적으로 하고 있으며, 기술정보, 연구인력, 노하우 등 연구결과를 산업체에 제공하여 향후에 우리나라가 세계 차세대 반도체 시장에서 유리한 입지를 확보하는데 기여하고 싶다”고 앞으로의 계획을 밝혔다.
사진설명: 개발된 기계식 집적 소자를 활용한 미래형 전자 기판의 개념도
우리학교는 15일(목) 서울 소공동 웨스틴조선호텔에서 임시 이사회를 개최하고 부설 나노종합팹센터 소장에 전기및전자공학과 이귀로 교수(58)를 선임했다고 밝혔다. 지난 2월 26일까지 약 한 달간 과학기술분야 및 기관경영에 대한 전문지식과 식견을 갖춘 자를 대상으로 소장 후보를 공모했으며, 이날 이사회에서 나노종합팹센터 소장후보추천위원회에서 추천한 후보들에 대한 심의를 거쳐 李 교수를 신임 소장으로 선임하기로 의결했다. 신임 이귀로 소장은 서울대 전자공학과를 졸업하고 미국 미네소타 대학에서 석사와 박사학위를 취득했다. 1986년 KAIST에 부임해 전기및전자공학과 교수로 재직 중이며, KAIST 연구처장을 역임했다. 2005년에는 LG 종합기술원 원장을 역임한 바 있다. 선임된 이귀로 신임 소장은 교육과학기술부장관의 승인을 거쳐 KAIST 총장이 임명하며, 임기는 5월4일부터 3년간이다.
2010-04-15- 응용물리와 광학 분야 세계적 권위 학술지에 논문발표 및 네이쳐 포토닉스(Nature Photonics)의 8월의 연구 하이라이트로 소개 예정 전기 및 전자공학과 최경철 교수(차세대 플렉시블 디스플레이 융합센터 소장, 45세)연구팀이 OLED의 효율을 획기적으로 향상시키는 원천기술을 세계 최초로 개발해 주목을 끌고 있다. 최 교수팀은 나노 크기의 은(Ag)을 표면 플라즈몬(plasmon)을 일으키는 물질로 사용하여, OLED에서 발생하는 빛과 결합할 경우 발광 재결합 속도가 빨라짐으로써 OLED 밝기가 크게 증가할 수 있다는 사실을 밝혔다. 또한 진공 열증착법을 이용해 나노 크기의 은(Ag)을 OLED 내부의 활성층과 매우 가까운 곳에 삽입하는 기술을 개발함으로써 세계 최초로 표면 플라즈몬을 이용한 OLED의 저비용 상온 공정이 가능하도록 했으며 최대 75%이상의 OLED 발광효율을 향상시켰다. 이 연구는 차세대 디스플레이인 OLED에 저비용의 나노
2009-07-09- 어드밴스드 머티리얼즈(Advanced Materials)誌, 논문 4편 연속 게재- 관련 신기술 IT, BT, ET 등 다양한 분야, 폭넓은 적용 기대 - 삼성종합기술원, 나노종합팹센터 등과 공동연구 성과우리학교 신소재공학과 김상욱(金尙郁, 36) 교수팀이 차세대 나노기술로 주목받고 있는󰡐연성소재 분자조립 나노기술󰡑관련 신기술을 연이어 개발했다. 이와 관련된 논문 4편이 최근 3개월 동안 신소재 분야의 세계적 학술지인 어드밴스드 머티리얼즈(Advanced Materials)誌에 연속 게재됐다. 연성소재(Soft Materials)란 고분자, 액정, 나노입자 등 액체와 고체의 중간적 성질을 보이는 소재들을 뜻한다. 특히 연성소재 분자들은 스스로, 규칙적으로 조립하여 나노구조를 형성하는 분자조립현상(Molecular Self-Assembly)을 나타낸다. 이와 같은 연성소재의 분자조립현상은 현재 반도체 미세패턴 제작에 이용되고 있는 피토리소그라피 공정의
2008-07-11KAIST 최양규 교수팀 / 나노종합팹센터 공동 연구 새로운 구조의 3차원 3nm급 나노전자소자(FinFET) 공동개발 현재 반도체소자 기술의 한계를 극복하여 향후 세계 반도체 시장에서 유리한 입지 확보 KAIST (총장 로버트 러플린) 최양규 교수팀과 나노종합팹센터(소장 이희철)가 테라급 차세대 반도체소자에 적용 가능한 세계에서 가장 작은 새로운 구조의 3차원 3nm급 ‘나노전자소자(FinFET)’를 공동 개발하는데 성공했다 이번에 공동 개발한 나노전자소자는 게이트가 채널의 전면을 감싸고 있는 새로운 형태의 3차원 구조를 고안하여 3nm급 트랜지스터를 개발한 것이다. 이것은 기존의 실리콘 반도체 기술의 한계를 한단계 진전시킨 의미 있는 연구 결과이다. 칩의 집적도를 높이기 위한 5nm급 나노소자 구현은 기존의 실리콘 기술이 아닌 탄소나노튜브나 분자소자 등과 같은 신소재를 사용해야 할 것으로 예상되었으나, 본 연구 결과는 실리콘 기술만으로도 5nm급
2006-03-17KAIST(총장 : 洪昌善)는 29일(목) 서울 인터컨티넨탈호텔에서 임시 이사회(이사장 : 林寬)를 개최하고 부설 나노종합팹센터 초대 소장에 KAIST 전기 및 전자공학전공 이희철(李熙哲, 50) 교수를 선임했다고 밝혔다. KAIST는 지난 8일부터 10여일 동안 과학기술분야 및 기관경영에 대한 전문지식과 식견을 갖춘 자를 대상으로 소장 후보를 공모했으며, 이날 이사회에서 공모 신청 후보들에 대한 심의를 거쳐 李 교수를 초대 소장으로 선임했다. 李 소장은 과기부장관의 승인을 거쳐 임기 3년의 소장 임무를 수행하게 된다. 산업계, 학계, 연구계의 나노기술 관련 △연구개발 시설 및 장비의 공동활용 △전문인력 양성 △연구성과의 실용화 △벤처기업 창업지원 △연구개발 등의 업무를 진두 지휘하게 될 중임을 맡게된다. 李 소장은“지난 2002년 7월에‘나노종합팹센터’가 선정 확정된 지도 만 21개월이 지났다. 내년 초 팹 서비스 개시라는 당초의 목표 일정을
2004-05-11