-
자기장과 자성체 없이 전기로만 작동 가능한 그래핀 스핀 트랜지스터 돌파구 마련
우리 대학 물리학과 조성재 교수 연구팀이 그래핀으로 자기장, 자성체 없이 스핀 전류를 생성, 검출하는 실험에 성공해 차세대 그래핀 스핀 트랜지스터 개발의 돌파구를 마련했다.
차세대 신소재로 주목받는 그래핀은 탄소 원자가 벌집 모양으로 이루어진 2차원 물질(원자만큼 얇은 물질)로서 전기전도성, 탄성, 안정성이 높아 ‘꿈의 나노 물질’이라고 불린다. 이 그래핀은 전자의 스핀 확산 거리가 길어, 전자스핀을 정보화하는 분야인 스핀트로닉스 응용에 큰 기대를 받아왔다. 하지만 그래핀은 전자의 스핀과 전자의 궤도가 상호작용하는 스핀-궤도 결합 에너지가 매우 약하다는 이유로 스핀 전류를 직접 생성하거나 검출할 수 없다는 한계가 있었다.
조성재 교수 연구팀은 그래핀에 스핀-궤도 결합이 매우 큰 전이금속이자 디칼코게나이드 물질인 2H-TaS2를 접합시켜서 그 인접효과로 그래핀의 스핀-궤도 결합을 100배 이상 증가시키는 데 성공했고 이어 ‘라쉬바 효과’를 유도하는 데 성공했다.
‘라쉬바 효과’란 강한 스핀 궤도 결합으로 그래핀과 같은 2차원 물질 내부의 전기장이 자기장으로 전환되는 효과를 말한다. 이것을 이용해 스핀 전류를 생성, 검출하는 효과를 ‘라쉬바-에델스타인 효과’라고 부르는데 이번 연구에서는 이 효과를 그래핀에서 최초로 구현했다.
리준리 박사후 연구원이 제1 저자로 참여한 이번 연구는 국제 학술지 ‘에이씨에스 나노 (ACS Nano)’ 4월 8일 字 온라인판에 게재됐다. (논문명 : Gate-Tunable Reversible Rashba−Edelstein Effect in a Few-Layer Graphene/2H-TaS2 Heterostructure at Room Temperature).
라쉬바 효과가 그래핀에 유도되면, 라쉬바-에델스타인 효과에 의해 전하 전류와 스핀 전류가 상호 전환이 가능하다. 다시 말해, 자기장이나 자성체 없이 그래핀에 전류를 흘려줌으로써 스핀 전류를 생성시킬 수 있고, 그래핀 층에 흘러들어오는 스핀 전류를 전하 전류 혹은 전압 측정을 통해 검출할 수 있다.
조 교수 연구팀은 또 트랜지스터의 단자 사이에 인가되는 전압인 게이트 전압으로 그래핀 이종접합에 생성되는 스핀 전류의 크기와 방향을 제어하는 데 성공했다. 이는 추후 자기장, 자성체 없이 동작 가능한 그래핀 스핀 트랜지스터의 초석을 마련한 획기적인 연구성과로 평가받는다.
조성재 교수는 “이번 연구는 그래핀 이종접합에 자기장, 자성체 없이 전기적으로만 스핀 전류를 생성, 검출, 제어할 수 있음을 보인 최초의 연구로서 전기적으로만 작동 가능한 그래핀 스핀 트랜지스터의 개발로 이어질 것”이라며 “특히, 상온에서 실험이 성공했기 때문에 응용 가능성이 매우 크기 때문에 향후 우리나라 비메모리 산업뿐 아니라 세계적으로 스핀트로닉스 관련 물리학 및 산업에 응용할 수 있는 효과를 기대할 수 있어 의미가 매우 크다”고 강조했다.
한편, 이번 연구는 한국연구재단 미래반도체 신소자원천기술개발사업의 지원을 받아 수행됐다.
2020.05.18
조회수 15858
-
MOSFET보다 빠른 저전력 트랜지스터 개발
우리 대학 물리학과 조성재 교수 연구팀이 기존의 금속 산화물 반도체 전계효과 트랜지스터(metal-oxide-semiconductor field-effect transistor, MOSFET) 대비 작동 전력 소모량이 10배 이상 낮고 동작 속도가 2배 이상 빠른 저전력, 고속 터널 트랜지스터를 개발했다. 이제까지 구현된 저전력 트랜지스터 중 MOSFET보다 빠른 트랜지스터의 개발은 최초이다.
조 교수 연구팀은 흑린(black phosphorus)의 두께에 따라 밴드갭이 변하는 독특한 성질을 이용해 트랜지스터 채널을 구성함으로써 전력소모를 줄이고, 단층 붕화 질소 (hexagonal boron nitride)를 트랜지스터의 drain 접합에 이용해 터널 트랜지스터의 작동 상태 전류를 높이는데 성공했다. 이제까지의 저전력 트랜지스터는 전력 소모는 낮지만, 작동 상태 전류가 기존 MOSFET에 비해 현저히 작아서 작동 속도가 느린 문제점이 있었다.
김성호 연구원이 1 저자로 참여한 이번 연구는 국제 학술지 ‘나노 레터스 (Nano Letters)’ 4월 24일 자 온라인판에 게재됐다. (논문명 : Monolayer Hexagonal Boron Nitride Tunnel Barrier Contact for Low-Power Black Phosphorus Heterojunction Tunnel Field-Effect Transistors)
트랜지스터의 전력 소모를 감소시키기 위해서는 트랜지스터의 작동 전압과 대기 상태 전류를 동시에 낮추는 것이 필수적이다. 이를 위해서는 subthreshold swing (SS, 전류를 10배 증가시키는데 필요한 전압값, 단위: mV/decade = mV/dec)을 낮추는 것이 필요한데, 기존의 MOSFET은 thermal carrier injection mechanism 때문에 SS 값이 상온에서 60 mV/dec 이하로 낮아질 수 없다는 한계를 지닌다. band-to-band-tunneling을 carrier injection mechanism으로 가지는 터널 트랜지스터는 상온에서 SS 값이 60 mV/dec 미만으로 낮아질 수 있기 때문에 MOSFET을 대체할 수 있는 저전력 소자로 제안되어왔다. 지난 1월 조교수 연구팀은 흑린을 사용하여 60 mV/dec미만의 SS를 가지는 저전력 트랜지스터를 개발하는데 성공하여 Nature Nanotechnology에 결과를 보고하였다. 하지만, 그 결과 또한 여전히 작동 상태 전류, 특히 SS = 60 mV/dec인 지점에서의 전류가 0.6 μA/μm로 MOSFET의 threshold에서의 전류값 1-10μA/μm보다 낮은 한계가 있었다.
조 교수 연구팀은 본 연구에서 단층 붕화 질소를 활용하여 지난 연구의 한계를 극복하고 SS = 60mV/dec 지점에서의 작동 상태 전류를 Nature Nanotechnology에 보고한 저전력 흑린 트랜지스터에서의 결과보다 10배 이상 크고, MOSFET의 threshold에서의 전류값보다도 큰 20 μA/μm을 달성했다. 흑린(black phosphorus)의 두께에 따라 밴드갭이 변하는 독특한 성질을 이용해 트랜지스터 채널을 구성함으로써 전력소모를 줄이고, 단층 hexagonal boron nitride를 트랜지스터의 drain 접합에 이용해 터널 트랜지스터의 작동 속도를 높이는데 성공하여 저전력 고속 트랜지스터의 구성 요건을 완성했다는 점에서 큰 의의가 있다.
조성재 교수는 “흑린 이종접합 트랜지스터가 기존의 어떤 트랜지스터보다 저전력, 고속으로 작동하는 것을 확인했다. 이는 기존 실리콘 기반의 MOSFET을 대체할 수 있는 새로운 트랜지스터의 가능성을 보여주는 결과이다.”라며 “이번 연구 결과를 바탕으로 기초 반도체 물리학 및 비메모리 반도체 산업에 다양한 응용이 가능할 것으로 기대한다.”라고 말했다.
이번 연구는 한국연구재단 미래반도체신소자원천기술개발사업의 지원을 받아 수행됐다.
2020.05.06
조회수 12926
-
저전력·고속 터널 전계효과 트랜지스터 개발
물리학과 조성재 교수 연구팀이 기존의 금속 산화물 반도체 전계효과 트랜지스터(metal-oxide-semiconductor field-effect transistor, MOSFET) 대비 작동전력 소모량이 10배 이상, 대기전력 소모량이 1만 배 가까이 적은 저전력, 고속 트랜지스터를 개발했다.
조 교수 연구팀은 2차원 물질인 흑린(black phosphorus)의 두께에 따라 밴드갭이 변하는 독특한 성질을 이용해 두 물질의 접합이 아닌 단일 물질의 두께 차이에 의한 이종접합 터널을 제작하는 데 성공했다. 이러한 단일 물질의 이종접합을 터널 트랜지스터에 활용하면 서로 다른 물질로 제작한 이종접합 트랜지스터에서 발생했던 격자 불균형, 결함, 계면 산화 등의 문제를 해결할 수 있어 고성능 터널 트랜지스터의 개발이 가능하다.
김성호 연구원이 1 저자로 참여한 이번 연구는 국제 학술지 ‘네이처 나노테크놀로지 (Nature Nanotechnology)’ 1월 27일 자 온라인판에 게재됐다. (논문명 : Thickness-controlled black phosphorus tunnel field-effect transistor fro low-power switches).
무어 법칙에 따른 트랜지스터 소형화 및 집적도 증가는 현대의 정보화 기술을 가능하게 했지만 최근 트랜지스터의 소형화가 양자역학적 한계에 다다르면서 전력 소모가 급격히 증가해 이제는 무어 법칙에 따라 트랜지스터 소형화가 진행되지 못하는 상황이다. 최근에는 자율주행차, 사물인터넷 등의 등장으로 많은 양의 데이터를 저전력, 고속으로 처리할 수 있는 비메모리 반도체의 기술 발달이 시급히 요구되고 있다.
트랜지스터의 전력 소모는 크게 작동 전력 소모와 대기 전력 소모로 나뉜다. 작동 전력과 대기 전력을 같이 낮추기 위해서는 트랜지스터의 작동 전압과 대기 상태 전류를 동시에 낮추는 것이 필수적이다. 이를 위해서는 전류를 10배 증가시키는데 필요한 전압으로 정의되는 SS 값(subthreshold swing, 단위: mV/decade = mV/dec)의 감소가 필요한데, 금속 산화물 반도체 전계효과 트랜지스터에서는 SS 값이 상온에서 60 mV/dec 이하로 낮아질 수 없다. 이를 해결하기 위해서는 상온에서 SS 값을 60 mV/dec 이하로 낮출 수 있는 새로운 트랜지스터의 개발이 필요하다. 이전에 개발되었던 낮은 SS를 가지는 저전력 터널 트랜지스터의 경우 트랜지스터 채널을 구성하는 두 물질의 이종접합 계면에서 산화막 등의 문제가 발생하여 작동 상태에서 낮은 전류를 가지는 문제가 있었다. 작동 상태 전류는 트랜지스터 작동속도에 비례하기 때문에, 낮은 작동 상태 전류는 저전력 트랜지스터의 경쟁력을 떨어뜨린다.
조 교수 연구팀이 적은 전력소모를 위한 낮은 SS 값과 고속 작동을 위한 높은 작동 상태 전류를 단일 트랜지스터에서 동시에 달성한 것은 유례없는 일로 2차원 물질 기반의 저전력 트랜지스터가 기존의 금속 산화물 반도체 전계효과 트랜지스터의 전력 소모 문제를 해결하고, 궁극적으로 기존 트랜지스터를 대체하고 미래의 저전력 대체 트랜지스터가 될 수 있음을 의미한다. 조성재 교수는 “이번 연구는 기존의 어떤 트랜지스터보다 저전력, 고속으로 작동해 실리콘 기반의 CMOS 트랜지스터를 대체할 수 있는 저전력 소자의 필요충분조건을 최초로 만족시킨 개발이다”라며 “대한민국 비메모리 산업뿐 아니라 세계적으로 기초 반도체 물리학 및 산업 응용에 큰 의의를 지닌다”라고 말했다.
이번 연구는 한국연구재단 미래반도체신소자원천기술개발사업의 지원을 받아 수행됐다.
2020.02.20
조회수 16343